Status di u produttu
Nome di u produttu:UCOS 3.0 Chips JCOP & Smart Cards
Status di vita di u produttu:Pruduttu in certificazione–Esempiu dispunibule
Certificazione:Certificatu BCTC(PBOC 3.0, PBOC 2.0)
A certificazione NSICCS prevista per marzu, 15
VISA, Certificazione MasterCard prevista per settembre, 15
Caratteristiche principali
Applets ROM:PBOC doppia 3.0, PBOC doppia 2.0, NSICCS 1.1, Doppiu PSE 1.2
Applets EEPROM
Memoria di l'utilizatori dispunibule:40K ~ 80Kbytes
Conformità standard
Liberazione di JC:2.2.1
Liberazione GP:2.1.1
Interfaccia di cuntattu
Conformità standard:ISO 7816
T = 0:ISO14443 TypeB SRI512 Chip Card
T = 1:ISO14443 TypeB SRI512 Chip Card
Interfaccia senza cuntattu
Conformità standard:ISO 14443-2, -3, -4 Type A cù emulazione M1 1K
T = CL:ISO14443 TypeB SRI512 Chip Card
Baud Tate:106Kbit / s, 212Kbit / s, 424Kbit/s in i dui modi
Frequenza operativa:13.56MHz
Algoritmi criptografici
DES/3DES:ISO14443 TypeB SRI512 Chip Card
AES:ISO14443 TypeB SRI512 Chip Card: 16,24 è 32 bti
RSA:Iè finu à 2048 pocu
SHA1:ISO14443 TypeB SRI512 Chip Card
SHA256:ISO14443 TypeB SRI512 Chip Card
Corpu di carta
Chip From/Tipu:Cuntattu, Senza cuntattu, Doppia Interfaccia
Diverse forme di imballaggio industriale moduli nantu à dumanda
Antenna:Taglia piena(zona di goffratura ristretta)
Conformità standard:ISO 14443-1 cumpletu, ecc.
Materiale:PVC di qualità bancaria cù overlay per a persunalizazione di pubblicazione
Tecnulugia:Laminazione à caldu, etc. tecnulugie di fabricazione di carte regulare
Striscia Magnetica:ISO 7811-4, -5 cumpletu
L'originale NXP J3H081 chip CPU a doppia interfaccia hè a soluzione di sistema di alta sicurezza di NXP per i prudutti di smart chip card d'altu rendiment.. Hè ideale per i mercati multi-applicazioni cum'è banca è finanza, cumunicazioni mobile, trasportu publicu, l'accessu di cuntrollu di l'accessu è l'accessu à a rete. J3H081 doppia interfaccia CPU carta JAVA carta JCOP J3 V2.4.2 versione supporta cuntattu è senza contactu leghje è scrive, cuntene una versione JCOP J3 V2.4.2 di u sistema operatore, è furnisce 80k byte di memoria EEPROM.
NXP originale chip J3H081 CPU a doppia interfaccia hè una versione aghjurnata di chip J3A081, hè retrocompatibile cù J2A080, JCOP21-72K (U chip JCOP21-72K hè statu discontinuatu) carta chip, pò esse inizializatu secondu i bisogni specifichi di i clienti, è cambià u valore ATR, u chip's Initialize u valore T=0 o T=1.
Versione JCOP: JCOP J3 V2.4.2.
J3H081 hà passatu CEAL 5+ certificazione.
L'algoritmi di criptografia supportati da J3H081 sò i seguenti: DES/3DES, AES (256 bits), RSA (2048 bits), ECC GF (p) (576 bits), SHA (512 bits), MD5, Semente coreana, TRING, SSCD Type 3, KEN Gen. RSA CRT& EC GF(p).
Supportu opzionale per Mifare PLUS EV1 è Mifare Desfire EV2.